封面
版权信息
前言
第1章 Verilog HDL层次化设计
1.1 一个简单的例子—— 4位全加器的设计
1.2 模块和端口
1.3 层次化设计思想
1.4 Testbench的概念
1.5 仿真和综合
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第2章 Verilog HDL基本语法
- APP免费
2.1 词法约定
- APP免费
2.2 数据类型
- APP免费
2.3 表达式
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第3章 Verilog HDL行为描述
- APP免费
3.1 Verilog HDL的基本描述形式
- APP免费
3.2 结构化过程语句
- APP免费
3.3 顺序块和并行块
- APP免费
3.4 过程赋值语句
- APP免费
3.5 条件语句
- APP免费
3.6 多路分支语句
- APP免费
3.7 条件语句和多路分支语句的比较
- APP免费
3.8 循环语句
- APP免费
3.9 时序控制
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第4章 组合逻辑建模
- APP免费
4.1 数字电路建模方式
- APP免费
4.2 组合逻辑的门级描述
- APP免费
4.3 组合逻辑的数据流描述
- APP免费
4.4 组合逻辑的行为描述
- APP免费
4.5 组合逻辑建模实例
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第5章 时序逻辑建模
- APP免费
5.1 时序逻辑建模概述
- APP免费
5.2 寄存器和锁存器的设计
- APP免费
5.3 寄存器和锁存器的推断
- APP免费
5.4 存储器的设计与建模
- APP免费
5.5 在设计中使用同步时序逻辑
- APP免费
5.6 同步有限状态机
- APP免费
5.7 时序逻辑建模实例
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第6章 行为级仿真模型建模
- APP免费
6.1 行为级建模概述
- APP免费
6.2 仿真时间和时序控制
- APP免费
6.3 仿真模型建模实例
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第7章 各层次Verilog HDL描述形式与电路建模
- APP免费
7.1 基本的数字电路单元模块
- APP免费
7.2 各抽象层次的Verilog HDL描述形式
- APP免费
7.3 Verilog HDL仿真机制基础
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第8章 任务和函数
- APP免费
8.1 任务说明语句
- APP免费
8.2 函数说明语句
- APP免费
8.3 任务和函数的联系与区别
- APP免费
8.4 系统自定义任务和函数
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第9章 编译预处理
- APP免费
9.1 'define 'undef
- APP免费
9.2 'ifdef 'else 'elsif 'endif 'ifndef
- APP免费
9.3 'include
- APP免费
9.4 'timescale
- APP免费
9.5 预编译处理实例
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第10章 Verilog HDL设计与综合中的陷阱
- APP免费
10.1 阻塞语句与非阻塞语句
- APP免费
10.2 敏感变量的不完备性
- APP免费
10.3 锁存器的产生与危害
- APP免费
10.4 组合逻辑反馈
- APP免费
10.5 for循环
- APP免费
10.6 优先级与并行编码
- APP免费
10.7 多路控制分支结构
- APP免费
10.8 复位电路设计问题与改进
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
第11章 异步设计与同步设计的时序分析
- APP免费
11.1 亚稳态的物理意义
- APP免费
11.2 亚稳态与建立时间、保持时间、异步复位恢复时间
- APP免费
11.3 亚稳态的恢复时间Tr与同步寄存器的MTBF
- APP免费
11.4 同步系统时钟频率
- APP免费
11.5 False Path基本概念
- APP免费
本章小结
- APP免费
思考与练习
- APP免费
参考文献
更新时间:2018-12-29 04:07:59